লোডিং...

Design of High Speed and Low Offset Dynamic Latch Comparator in 0.18 µm CMOS Process

The cross-coupled circuit mechanism based dynamic latch comparator is presented in this research. The comparator is designed using differential input stages with regenerative S-R latch to achieve lower offset, lower power, higher speed and higher resolution. In order to decrease circuit complexity,...

সম্পূর্ণ বিবরণ

সংরক্ষণ করুন:
গ্রন্থ-পঞ্জীর বিবরন
প্রধান লেখক: Rahman, Labonnah Farzana, Reaz, Mamun Bin Ibne, Yin, Chia Chieu, Ali, Mohammad Alauddin Mohammad, Marufuzzaman, Mohammad
বিন্যাস: Artigo
ভাষা:Inglês
প্রকাশিত: Public Library of Science 2014
বিষয়গুলি:
অনলাইন ব্যবহার করুন:https://ncbi.nlm.nih.gov/pmc/articles/PMC4191981/
https://ncbi.nlm.nih.gov/pubmed/25299266
https://ncbi.nlm.nih.govhttp://dx.doi.org/10.1371/journal.pone.0108634
ট্যাগগুলো: ট্যাগ যুক্ত করুন
কোনো ট্যাগ নেই, প্রথমজন হিসাবে ট্যাগ করুন!